<br><font size=2 face="sans-serif">Hello,</font>
<br>
<br><font size=2 face="sans-serif">I'm currently working on a CPE SoC based
on ARM11 with an IPSec offload engine.</font>
<br><font size=2 face="sans-serif">This engine performs crypto operations
(cipher + digest) but also ESP/AH protocols offload (ESP/AH header and
trailer insertion, IPv4 (only) header modification...).</font>
<br><font size=2 face="sans-serif">This engine manages SA database, with
TTL and anti-replay checks.</font>
<br><font size=2 face="sans-serif">I'm currently working on the integration
of this HW accelerator into the 26sec (based on a patch written for 3Com
crypto NICs : http://oss.sgi.com/archives/netdev/2005-01/msg00360.html
), but I would like to know how feasible would it be to integrate such
a IPSec Offload Engine into OpenSwan KLIPS architecture.</font>
<br><font size=2 face="sans-serif">It sounds like to me the IPsecX interface
would allow to do this easier than on 26sec...</font>
<br>
<br><font size=2 face="sans-serif">Any ideas or comments are welcome</font>
<br>
<br><font size=2 face="sans-serif">Thanks a lot</font>
<br>
<br><font size=2 face="sans-serif">Remy Gauguey</font>
<br><font size=2 face="sans-serif">System Engineer</font>
<br><font size=2 face="sans-serif">MINDSPEED Technologies</font>
<br>
<br>